]> git.donarmstrong.com Git - qmk_firmware.git/blob - tool/mbed/mbed-sdk/libraries/mbed/targets/hal/TARGET_Freescale/TARGET_KPSDK_MCUS/TARGET_KPSDK_CODE/hal/can/fsl_flexcan_features.h
Squashed 'tmk_core/' changes from 7967731..b9e0ea0
[qmk_firmware.git] / tool / mbed / mbed-sdk / libraries / mbed / targets / hal / TARGET_Freescale / TARGET_KPSDK_MCUS / TARGET_KPSDK_CODE / hal / can / fsl_flexcan_features.h
1 /*
2 ** ###################################################################
3 **     Version:             rev. 1.0, 2014-05-14
4 **     Build:               b140516
5 **
6 **     Abstract:
7 **         Chip specific module features.
8 **
9 **     Copyright: 2014 Freescale Semiconductor, Inc.
10 **     All rights reserved.
11 **
12 **     Redistribution and use in source and binary forms, with or without modification,
13 **     are permitted provided that the following conditions are met:
14 **
15 **     o Redistributions of source code must retain the above copyright notice, this list
16 **       of conditions and the following disclaimer.
17 **
18 **     o Redistributions in binary form must reproduce the above copyright notice, this
19 **       list of conditions and the following disclaimer in the documentation and/or
20 **       other materials provided with the distribution.
21 **
22 **     o Neither the name of Freescale Semiconductor, Inc. nor the names of its
23 **       contributors may be used to endorse or promote products derived from this
24 **       software without specific prior written permission.
25 **
26 **     THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
27 **     ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
28 **     WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
29 **     DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT HOLDER OR CONTRIBUTORS BE LIABLE FOR
30 **     ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
31 **     (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
32 **     LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON
33 **     ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
34 **     (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
35 **     SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
36 **
37 **     http:                 www.freescale.com
38 **     mail:                 support@freescale.com
39 **
40 **     Revisions:
41 **     - rev. 1.0 (2014-05-14)
42 **         Customer release.
43 **
44 ** ###################################################################
45 */
46
47 #if !defined(__FSL_FLEXCAN_FEATURES_H__)
48 #define __FSL_FLEXCAN_FEATURES_H__
49
50 #if defined(CPU_MK24FN1M0VDC12) || defined(CPU_MK24FN1M0VLL12) || defined(CPU_MK24FN1M0VLQ12) || defined(CPU_MK63FN1M0VLQ12) || \
51     defined(CPU_MK63FN1M0VMD12) || defined(CPU_MK64FX512VDC12) || defined(CPU_MK64FN1M0VDC12) || defined(CPU_MK64FX512VLL12) || \
52     defined(CPU_MK64FN1M0VLL12) || defined(CPU_MK64FX512VLQ12) || defined(CPU_MK64FN1M0VLQ12) || defined(CPU_MK64FX512VMD12) || \
53     defined(CPU_MK64FN1M0VMD12) || defined(CPU_MK65FN2M0CAC18) || defined(CPU_MK65FX1M0CAC18) || defined(CPU_MK65FN2M0VMI18) || \
54     defined(CPU_MK65FX1M0VMI18) || defined(CPU_MK66FN2M0VLQ18) || defined(CPU_MK66FX1M0VLQ18) || defined(CPU_MK66FN2M0VMD18) || \
55     defined(CPU_MK66FX1M0VMD18)
56     /* @brief Message buffer size */
57     #define FSL_FEATURE_FLEXCAN_HAS_MESSAGE_BUFFER_MAX_NUMBER (16)
58     /* @brief Has doze mode support (register bit field MCR[DOZE]). */
59     #define FSL_FEATURE_FLEXCAN_HAS_DOZE_MODE_SUPPORT (0)
60     /* @brief Has a glitch filter on the receive pin (register bit field MCR[WAKSRC]). */
61     #define FSL_FEATURE_FLEXCAN_HAS_GLITCH_FILTER (1)
62     /* @brief Has extended interrupt mask and flag register (register IMASK2, IFLAG2). */
63     #define FSL_FEATURE_FLEXCAN_HAS_EXTENDED_FLAG_REGISTER (0)
64     /* @brief Has extended bit timing register (register CBT). */
65     #define FSL_FEATURE_FLEXCAN_HAS_EXTENDED_TIMING_REGISTER (0)
66     /* @brief Has a receive FIFO DMA feature (register bit field MCR[DMA]). */
67     #define FSL_FEATURE_FLEXCAN_HAS_RX_FIFO_DMA (0)
68     /* @brief Has separate message buffer 0 interrupt flag (register bit field IFLAG1[BUF0I]). */
69     #define FSL_FEATURE_FLEXCAN_HAS_SEPARATE_BUFFER_0_FLAG (1)
70     /* @brief Number of interrupt vectors. */
71     #define FSL_FEATURE_FLEXCAN_INTERRUPT_COUNT (6)
72 #elif defined(CPU_MK70FN1M0VMF12) || defined(CPU_MK70FX512VMF12) || defined(CPU_MK70FN1M0VMF15) || defined(CPU_MK70FX512VMF15) || \
73     defined(CPU_MK70FN1M0VMJ12) || defined(CPU_MK70FX512VMJ12) || defined(CPU_MK70FN1M0VMJ15) || defined(CPU_MK70FX512VMJ15)
74     /* @brief Message buffer size */
75     #define FSL_FEATURE_FLEXCAN_HAS_MESSAGE_BUFFER_MAX_NUMBER (16)
76     /* @brief Has doze mode support (register bit field MCR[DOZE]). */
77     #define FSL_FEATURE_FLEXCAN_HAS_DOZE_MODE_SUPPORT (0)
78     /* @brief Has a glitch filter on the receive pin (register bit field MCR[WAKSRC]). */
79     #define FSL_FEATURE_FLEXCAN_HAS_GLITCH_FILTER (0)
80     /* @brief Has extended interrupt mask and flag register (register IMASK2, IFLAG2). */
81     #define FSL_FEATURE_FLEXCAN_HAS_EXTENDED_FLAG_REGISTER (1)
82     /* @brief Has extended bit timing register (register CBT). */
83     #define FSL_FEATURE_FLEXCAN_HAS_EXTENDED_TIMING_REGISTER (0)
84     /* @brief Has a receive FIFO DMA feature (register bit field MCR[DMA]). */
85     #define FSL_FEATURE_FLEXCAN_HAS_RX_FIFO_DMA (0)
86     /* @brief Has separate message buffer 0 interrupt flag (register bit field IFLAG1[BUF0I]). */
87     #define FSL_FEATURE_FLEXCAN_HAS_SEPARATE_BUFFER_0_FLAG (0)
88     /* @brief Number of interrupt vectors. */
89     #define FSL_FEATURE_FLEXCAN_INTERRUPT_COUNT (6)
90 #elif defined(CPU_MKV40F128VLH15) || defined(CPU_MKV40F128VLL15) || defined(CPU_MKV40F256VLH15) || defined(CPU_MKV40F256VLL15) || \
91     defined(CPU_MKV40F64VLH15) || defined(CPU_MKV43F128VLH15) || defined(CPU_MKV43F128VLL15) || defined(CPU_MKV43F64VLH15) || \
92     defined(CPU_MKV44F128VLH15) || defined(CPU_MKV44F128VLL15) || defined(CPU_MKV44F64VLH15) || defined(CPU_MKV45F128VLH15) || \
93     defined(CPU_MKV45F128VLL15) || defined(CPU_MKV45F256VLH15) || defined(CPU_MKV45F256VLL15) || defined(CPU_MKV46F128VLH15) || \
94     defined(CPU_MKV46F128VLL15) || defined(CPU_MKV46F256VLH15) || defined(CPU_MKV46F256VLL15)
95     /* @brief Message buffer size */
96     #define FSL_FEATURE_FLEXCAN_HAS_MESSAGE_BUFFER_MAX_NUMBER (16)
97     /* @brief Has doze mode support (register bit field MCR[DOZE]). */
98     #define FSL_FEATURE_FLEXCAN_HAS_DOZE_MODE_SUPPORT (1)
99     /* @brief Has a glitch filter on the receive pin (register bit field MCR[WAKSRC]). */
100     #define FSL_FEATURE_FLEXCAN_HAS_GLITCH_FILTER (1)
101     /* @brief Has extended interrupt mask and flag register (register IMASK2, IFLAG2). */
102     #define FSL_FEATURE_FLEXCAN_HAS_EXTENDED_FLAG_REGISTER (0)
103     /* @brief Has extended bit timing register (register CBT). */
104     #define FSL_FEATURE_FLEXCAN_HAS_EXTENDED_TIMING_REGISTER (1)
105     /* @brief Has a receive FIFO DMA feature (register bit field MCR[DMA]). */
106     #define FSL_FEATURE_FLEXCAN_HAS_RX_FIFO_DMA (1)
107     /* @brief Has separate message buffer 0 interrupt flag (register bit field IFLAG1[BUF0I]). */
108     #define FSL_FEATURE_FLEXCAN_HAS_SEPARATE_BUFFER_0_FLAG (1)
109     /* @brief Number of interrupt vectors. */
110     #define FSL_FEATURE_FLEXCAN_INTERRUPT_COUNT (6)
111 #else
112     #define MBED_NO_FLEXCAN
113 #endif
114
115 #endif /* __FSL_FLEXCAN_FEATURES_H__ */
116
117 /*******************************************************************************
118  * EOF
119  ******************************************************************************/