]> git.donarmstrong.com Git - qmk_firmware.git/blob - tool/mbed/mbed-sdk/libraries/mbed/targets/cmsis/TARGET_NXP/TARGET_LPC11UXX/TOOLCHAIN_GCC_ARM/startup_LPC11xx.s
Squashed 'tmk_core/' changes from 7967731..b9e0ea0
[qmk_firmware.git] / tool / mbed / mbed-sdk / libraries / mbed / targets / cmsis / TARGET_NXP / TARGET_LPC11UXX / TOOLCHAIN_GCC_ARM / startup_LPC11xx.s
1 /* File: startup_ARMCM0.S
2  * Purpose: startup file for Cortex-M0 devices. Should use with 
3  *   GCC for ARM Embedded Processors
4  * Version: V1.2
5  * Date: 15 Nov 2011
6  * 
7  * Copyright (c) 2011, ARM Limited
8  * All rights reserved.
9  * 
10  * Redistribution and use in source and binary forms, with or without
11  * modification, are permitted provided that the following conditions are met:
12     * Redistributions of source code must retain the above copyright
13       notice, this list of conditions and the following disclaimer.
14     * Redistributions in binary form must reproduce the above copyright
15       notice, this list of conditions and the following disclaimer in the
16       documentation and/or other materials provided with the distribution.
17     * Neither the name of the ARM Limited nor the
18       names of its contributors may be used to endorse or promote products
19       derived from this software without specific prior written permission.
20  * 
21  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS" AND
22  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
23  * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE
24  * DISCLAIMED. IN NO EVENT SHALL ARM LIMITED BE LIABLE FOR ANY
25  * DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES
26  * (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
27  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND
28  * ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
29  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF THIS
30  * SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
31  */
32     .syntax unified
33     .arch armv6-m
34
35 /* Memory Model
36    The HEAP starts at the end of the DATA section and grows upward.
37    
38    The STACK starts at the end of the RAM and grows downward.
39    
40    The HEAP and stack STACK are only checked at compile time:
41    (DATA_SIZE + HEAP_SIZE + STACK_SIZE) < RAM_SIZE
42    
43    This is just a check for the bare minimum for the Heap+Stack area before
44    aborting compilation, it is not the run time limit:
45    Heap_Size + Stack_Size = 0x80 + 0x80 = 0x100
46  */
47     .section .stack
48     .align 3
49 #ifdef __STACK_SIZE
50     .equ    Stack_Size, __STACK_SIZE
51 #else
52     .equ    Stack_Size, 0x80
53 #endif
54     .globl    __StackTop
55     .globl    __StackLimit
56 __StackLimit:
57     .space    Stack_Size
58     .size __StackLimit, . - __StackLimit
59 __StackTop:
60     .size __StackTop, . - __StackTop
61
62     .section .heap
63     .align 3
64 #ifdef __HEAP_SIZE
65     .equ    Heap_Size, __HEAP_SIZE
66 #else
67     .equ    Heap_Size, 0x80
68 #endif
69     .globl    __HeapBase
70     .globl    __HeapLimit
71 __HeapBase:
72     .space    Heap_Size
73     .size __HeapBase, . - __HeapBase
74 __HeapLimit:
75     .size __HeapLimit, . - __HeapLimit
76     
77     .section .isr_vector
78     .align 2
79     .globl __isr_vector
80 __isr_vector:
81     .long    __StackTop            /* Top of Stack */
82     .long    Reset_Handler         /* Reset Handler */
83     .long    NMI_Handler           /* NMI Handler */
84     .long    HardFault_Handler     /* Hard Fault Handler */
85     .long    0                     /* Reserved */
86     .long    0                     /* Reserved */
87     .long    0                     /* Reserved */
88     .long    0                     /* Reserved */
89     .long    0                     /* Reserved */
90     .long    0                     /* Reserved */
91     .long    0                     /* Reserved */
92     .long    SVC_Handler           /* SVCall Handler */
93     .long    0                     /* Reserved */
94     .long    0                     /* Reserved */
95     .long    PendSV_Handler        /* PendSV Handler */
96     .long    SysTick_Handler       /* SysTick Handler */
97
98 /* LPC11xx interrupts */
99     .long   WAKEUP_IRQHandler         /* 16  0 Wake-up on  pin  PIO0_0             */
100     .long   WAKEUP_IRQHandler         /* 17  1 Wake-up on  pin  PIO0_1             */
101     .long   WAKEUP_IRQHandler         /* 18  2 Wake-up on  pin  PIO0_2             */
102     .long   WAKEUP_IRQHandler         /* 19  3 Wake-up on  pin  PIO0_3             */
103     .long   WAKEUP_IRQHandler         /* 20  4 Wake-up on  pin  PIO0_4             */
104     .long   WAKEUP_IRQHandler         /* 21  5 Wake-up on  pin  PIO0_5             */
105     .long   WAKEUP_IRQHandler         /* 22  6 Wake-up on  pin  PIO0_6             */
106     .long   WAKEUP_IRQHandler         /* 23  7 Wake-up on  pin  PIO0_7             */
107     .long   WAKEUP_IRQHandler         /* 24  8 Wake-up on  pin  PIO0_8             */
108     .long   WAKEUP_IRQHandler         /* 25  9 Wake-up on  pin  PIO0_9             */
109     .long   WAKEUP_IRQHandler         /* 26 10 Wake-up on  pin  PIO0_10            */
110     .long   WAKEUP_IRQHandler         /* 27 11 Wake-up on  pin  PIO0_11            */
111     .long   WAKEUP_IRQHandler         /* 28 12 Wake-up on  pin  PIO1_0             */
112     .long   Default_Handler           /* 29 13                                     */
113     .long   SSP1_IRQHandler           /* 30 14 SSP1                                */
114     .long   I2C_IRQHandler            /* 31 15 I2C0 SI (state change)              */
115     .long   TIMER16_0_IRQHandler      /* 32 16 CT16B0 16 bit timer 0               */
116     .long   TIMER16_1_IRQHandler      /* 33 17 CT16B1 16 bit timer 1               */
117     .long   TIMER32_0_IRQHandler      /* 34 18 CT32B0 32 bit timer 0               */
118     .long   TIMER32_1_IRQHandler      /* 35 19 CT32B1 32 bit timer 1               */
119     .long   SSP0_IRQHandler           /* 36 20 SSP                                 */
120     .long   UART_IRQHandler           /* 37 21 UART                                */
121     .long   USB_IRQHandler            /* 38 22 USB IRQ                             */
122     .long   USB_FIQHandler            /* 39 23 USB FIQ                             */
123     .long   ADC_IRQHandler            /* 40 24 ADC end of conversion               */
124     .long   WDT_IRQHandler            /* 41 25 Watchdog interrupt (WDINT)          */
125     .long   BOD_IRQHandler            /* 42 26 BOD Brown-out detect                */
126     .long   Default_Handler           /* 43 27                                     */
127     .long   PIOINT3_IRQHandler        /* 44 28 PIO_3  GPIO interrupt status of port 3 */
128     .long   PIOINT2_IRQHandler        /* 45 29 PIO_2  GPIO interrupt status of port 2 */
129     .long   PIOINT1_IRQHandler        /* 46 30 PIO_1  GPIO interrupt status of port 1 */
130     .long   PIOINT0_IRQHandler        /* 47 31 PIO_0  GPIO interrupt status of port 0 */
131     
132     .size    __isr_vector, . - __isr_vector
133
134     .section .text.Reset_Handler
135     .thumb
136     .thumb_func
137     .align 2
138     .globl    Reset_Handler
139     .type    Reset_Handler, %function
140 Reset_Handler:
141 /*     Loop to copy data from read only memory to RAM. The ranges
142  *      of copy from/to are specified by following symbols evaluated in 
143  *      linker script.
144  *      __etext: End of code section, i.e., begin of data sections to copy from.
145  *      __data_start__/__data_end__: RAM address range that data should be
146  *      copied to. Both must be aligned to 4 bytes boundary.  */
147
148     ldr    r1, =__etext
149     ldr    r2, =__data_start__
150     ldr    r3, =__data_end__
151
152     subs    r3, r2
153     ble    .Lflash_to_ram_loop_end
154
155     movs    r4, 0
156 .Lflash_to_ram_loop:
157     ldr    r0, [r1,r4]
158     str    r0, [r2,r4]
159     adds    r4, 4
160     cmp    r4, r3
161     blt    .Lflash_to_ram_loop
162 .Lflash_to_ram_loop_end:
163
164     ldr    r0, =SystemInit
165     blx    r0
166     ldr    r0, =_start
167     bx    r0
168     .pool
169     .size Reset_Handler, . - Reset_Handler
170     
171     .text
172 /*    Macro to define default handlers. Default handler
173  *    will be weak symbol and just dead loops. They can be
174  *    overwritten by other handlers */
175     .macro    def_default_handler    handler_name
176     .align 1
177     .thumb_func
178     .weak    \handler_name
179     .type    \handler_name, %function
180 \handler_name :
181     b    .
182     .size    \handler_name, . - \handler_name
183     .endm
184
185     def_default_handler     NMI_Handler
186     def_default_handler     HardFault_Handler
187     def_default_handler     SVC_Handler
188     def_default_handler     PendSV_Handler
189     def_default_handler     SysTick_Handler
190     def_default_handler     Default_Handler
191
192     .macro    def_irq_default_handler    handler_name
193     .weak     \handler_name
194     .set      \handler_name, Default_Handler
195     .endm
196     
197     def_irq_default_handler    WAKEUP_IRQHandler
198     def_irq_default_handler    SSP1_IRQHandler
199     def_irq_default_handler    I2C_IRQHandler
200     def_irq_default_handler    TIMER16_0_IRQHandler
201     def_irq_default_handler    TIMER16_1_IRQHandler
202     def_irq_default_handler    TIMER32_0_IRQHandler
203     def_irq_default_handler    TIMER32_1_IRQHandler
204     def_irq_default_handler    SSP0_IRQHandler
205     def_irq_default_handler    UART_IRQHandler
206     def_irq_default_handler    USB_IRQHandler
207     def_irq_default_handler    USB_FIQHandler
208     def_irq_default_handler    ADC_IRQHandler
209     def_irq_default_handler    WDT_IRQHandler
210     def_irq_default_handler    BOD_IRQHandler
211     def_irq_default_handler    PIOINT3_IRQHandler
212     def_irq_default_handler    PIOINT2_IRQHandler
213     def_irq_default_handler    PIOINT1_IRQHandler
214     def_irq_default_handler    PIOINT0_IRQHandler
215     def_irq_default_handler    DEF_IRQHandler
216
217     .end
218